• Navigation
  • |
  • Inhalt
Ruprecht-Karls-Universität Heidelberg
KIP-Logo
  • Neuigkeiten
  • EDA Administration
  • Verschiedenes
    • Benutzen der Module
    • Cadence ISCAPE
    • Cadence Layout in A0 ausdrucken
    • LVS mit GDS2 Datei und Verilog Netzliste in CALIBRE
    • Mentor's Calibre in Cadence
    • Commandline DRC/Extract
    • Commandline LVS
    • Mixed Signal Simulation
    • Abstrakt generieren
    • Einrichten des AMIS DK
    • HSpice MT
    • Gebrauch der FlexLM Werkzeuge
    • Wie man eine Monte Carlo Analyse macht
    • Wie man einen DRACULA DRC macht
  • Downloads (intern)
  • Chipdatenbank
  • Privat (geschützt)
  • Links
Stichwortsuche
Wegweiser | ASIC | ASIC-CC | Kontakt | English
Home > Verschiedenes

Hier findet sich alles Mögliche (ungeordnet)!

  • Dracula How To (noch nicht öffentlich freigeben)
  • Testbericht für Europractice Submission
  • .cdsplotinit Datei für Cadence, befindet sich normalerweise unter $CDSDIR/tools/plot
  • Wie drucke ich ein Poster (A0 Format)
  • Calibre in Virtuoso (noch nicht öffentlich freigeben)
  • Wie starte ich DRACULA DRC/Extraktion von der Kommandozeile
  • Wie starte ich DIVA LVS von der Kommandozeile
  • Wie mache ich einen Abstrakt aus einem Layout
  • Wie mache ich einen LVS mit einer GDS2 Datei und einer Verilog Netzliste mit CALIBRE
  • Software für den HP82000
  • HPIB Kommandos für den HP82000
  • Einrichten des AMIS DK
  • HSpice mit MT Erweiterung
  • PDF über Force umount auf HPUX Maschinen
  • Gebrauch der FlexLM Werkzeuge
zum Seitenanfang
© Copyright Universität Heidelberg | Impressum | Datenschutzerklärung